Vui lòng dùng định danh này để trích dẫn hoặc liên kết đến tài liệu này: http://thuvienso.dut.udn.vn/handle/DUT/4128
Nhan đề: A high precision clock duty cycle calibration design for high bandwidth die to die phy in hyper scale data centers, 5g and machine learning
Tác giả: Nguyễn, Trần Hồng Đức
Tống, Hồ Thanh Quỳnh
Lê, Công Thành Trung
Từ khoá: Kỹ thuật Điện tử - Viễn thông;Machine learning;DCC circuit
Năm xuất bản: 2020
Nhà xuất bản: Trường Đại học Bách khoa - Đại học Đà Nẵng
Tóm tắt: 
DCC circuit is designed for high-speed interfaces such as Double Data Rate (DDR) technique for Machine Learning and 5G. It corrects the distortion of clock signal in the transmission line, or due to variation of the circuit's voltage and temperature. The DCC has improved stability compared with all-analog DCC, and larger correction range, and operating frequency as compared with all-digital DCCs. The DCC is designed based on 10nm FINFET technology and uses Digital block to control Analog blocks by Finite State Machine. which made attainable the output duty cycle correction to 50 ± 0.1% over the input duty-cycle range of 40–60% for up to 2GHz. The supply voltage is from 0.675V - 0.825V and the operation voltage is -40°C to 125°C. The disadvantage of the proposed DCC is having a smaller operating frequency and correction range than all-analog DCC
Mô tả: 
DA.FA.21.035; 90 tr.
Định danh: http://thuvienso.dut.udn.vn/handle/DUT/4128
Bộ sưu tập: DA.Điện tử - Viễn thông

Các tập tin trong tài liệu này:
Tập tin Mô tả Kích thước Định dạng Đã có tài khoản, vui lòng Đăng nhập
2.DA.FA.21.035.NguyenTranHongDuc.pdfThuyết minh27.77 MBAdobe PDFHình minh họa
Hiển thị đầy đủ biểu ghi tài liệu

Các đề xuất từ CORE

Lượt xem

1
đã cập nhật vào 26-11-2024

Lượt tải xuống 50

5
đã cập nhật vào 26-11-2024

Google Scholar TM

Kiểm tra...


Khi sử dụng các tài liệu trong Hệ thống quản lý thông tin nghiên cứu phải tuân thủ Luật bản quyền.