DSpace

Vui lòng dùng định danh này để trích dẫn hoặc liên kết đến tài liệu này: http://tainguyenso.dut.udn.vn/handle/DUT/430
Nhan đề: Thiết kế và thực thi lõi IP phân luồng dữ liệu trên FPGA
Nhan đề khác: Design and Implement Traffic Management IP Core on FPGA
Tác giả: Võ, Thành Văn
Người hướng dẫn: Phan, Trần Đăng Khoa, TS
Từ khoá: Phân luồng dữ liệu
Lập lịch
QoS
FPGA
Thiết bị mạng
Năm xuất bản: 2017
Nhà xuất bản: Trường Đại học Bách khoa - Đại học Đà Nẵng
Tóm tắt: Phân luồng dữ liệu là một kỹ thuật được áp dụng để giải quyết nhiều bài toán, đặc biệt là trong bài toán đảm bảo chất lượng dịch vụ QoS trong các thiết bị mạng hiện nay. Trong đề tài này, tác giả sẽ trình bày các khái niệm cùng các chức năng cơ bản liên quan đến phân luồng dữ liệu. Bên cạnh đó, còn đề cập đến các thuật toán lập lịch, chỉ rõ ưu nhược điểm cùng cách thực hiện trên phần cứng các thuật toán, từ đó đề xuất thiết kế và thực hiện chức năng phân luồng dữ liệu trên FPGA. Kết quả tổng hợp của lõi IP được thực hiện trên board mạch Zynq ZC706 cho thấy lõi IP chỉ chiếm 1% số thanh ghi cùng 4% số bảng tìm kiếm LUT trong tổng số tài nguyên của board, và tần số clock tối đa đạt được là 200MHz. Cuối cùng, tác giả đã tóm tắt các kết quả đạt được và đưa ra các hướng phát triển tiếp theo.
Mô tả: Luận văn Thạc sĩ Kỹ thuật. Chuyên ngành: Kỹ thuật Điện tử. Mã số: 60.52.02.03; 101 trang
Định danh: http://tainguyenso.dut.udn.vn/handle/DUT/430
Bộ sưu tập: LV.Kỹ thuật Điện tử
LV.Kỹ thuật Điện tử

Các tập tin trong tài liệu này:
Tập tin Mô tả Kích thước Định dạng  
VoThanhVan.TT.pdf.PDFTóm tắt1.56 MBAdobe PDFbook.png
 Đăng nhập để xem toàn văn
VoThanhVan.TV.pdf.PDFToàn văn3.96 MBAdobe PDFbook.png
 Đăng nhập để xem toàn văn


Khi sử dụng các tài liệu trong Thư viện số phải tuân thủ Luật bản quyền.

Google Scholar TM

Kiểm tra...